国产九九热视频-国产九九精品视频-国产精自产拍久久久久久蜜-国产精自产拍久久久久久-国产精在线-国产精亚洲视频


曙海教育集團論壇嵌入式硬件開發(fā)專區(qū)Allegro Cadence PCB設計 → Cadence工具簡介


  共有7711人關注過本帖樹形打印

主題:Cadence工具簡介

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
Cadence工具簡介  發(fā)帖心情 Post By:2010-11-30 9:22:50

1,邏輯設計與驗證 工具
* 邏輯仿真工具: Cadence NC-Verilog, Verilog-XL, NCSim,
Simvision Waveform Viewer
* 綜合工具: Cadence BuildGates
* 形式驗證工具: VerplexLEC

2.綜合布局布線 工具
SoC Encounter—可應用于如90nm及其以下的SOC設計;
△ SE-PKS—可應用于如復雜時序收斂的IC設計;
△ Fire & Ice QX and SignalStorm—可應用于3維電阻電容參數(shù)提取及延時計算;
△ VoltageStorm—可應用于功耗分析;
△ CeltIC—可應用于信號完整性分析。
3 system level design工具
綜合(Hardware Design System 2000)
算法驗證(SPW)
△ 結構設計工具(SystemC-based simulators, CoWare, etc)
△ 硬件/軟件混合設計工具(Verification Platform, Seamless, etc)
△ 模擬/混合信號工具(AMS, Agilent ADS, etc)

4,CIC(layout & custom layout) 全定制集成電路布局設計工具
△ Virtuoso Layout Editor
△ Assura (Layout verification)
5,AMS (analog mixed signal, RF analysis and design)模擬集成電路設計工具
。AnalogDesignEnvironment
。MixedSignal Design Environment
。Analog Modeling with Verilog-A
。Spectre Circuit Simulator
6,HS-PSD(high speed PCB system design) 高速系統(tǒng)和板極設計 工具
o Concept HDL Front-to-Back Design Flow – 原理圖輸入工具
o PCB Librarian – 器件建庫工具
o Allegro PCB Layout System – PCB板布局布線工具
o Specctra AutoRoute Basics – 基本自動布線器
o Advanced Specctra Autorouting Techniques – 高級自動布線器
o SpecctraQuest Foundations – 信號完整性仿真工具
o Advanced SpecctraQuest Techniques – 高級信號仿真工具


 *VerilogHDL 仿真工具 Verilog-XL

*電路設 計工具 Composer
電 路 模 擬工具 Analog Artist

*版圖設計工具 Virtuoso Layout Editor
版圖驗 證工具 Dracula 和 Diva

*自 動布局布線工具 Preview 和 Silicon Ensemble 


form:Mr Bond coms-chip expert
設計任務 EDA工具

功能仿真和測試 a. Cadence, NC_sim
b. Mentor ModelSim (調試性能比較突出)
c. Synopsys VCS/VSS
d. Novas Debussy (僅用于調試)

邏輯綜合 a. Synopsys, DC
b. Cadence, BuildGates
c. Mentor, Leonardo

DFT a. Mentor, DFTAdvisor
b. Mentor, Fastscan
c. Mentor, TestKompress
d. Mentor, DFTInsight
e. Mentor, MBISTArchitect
f. Mentor, LBISTArchitect
g. Mentor, BSDArchitect
h. Mentor, Flextest
i. Synopsys, DFT Complier
j. Synopsys, Tetra MAX
k. Synopsys, BSD Complier

布局,時鐘樹綜合和自動布線
a. Cadence, Design Planner
b. Cadence, CT-Gen
c. Cadence, PKS
d. Cadence, Silicon Ensemble
e. Synopsys, Chip Architect
f. Synopsys, Floorplan Manager
g. Synopsys, Physical Complier & Apollo
h. Synopsys, FlexRoute

網(wǎng)表提取及RC參數(shù)提取物理驗證
a. Mentor, xCalibre
b. Cadence, Assure RCX
c. Synopsys, Star-RCXT
d. Mentor, Calibre
e. Synopsys, Hercule
f. Cadence, Assure

延時計算與靜態(tài)時序分析
a. Synopsys, Prime Time
b. Cadence, Pearl
c. Mentor, SST Velocity

形式驗證 a. Mentor, FormalPro
b. Synopsys, Formality
c. Cadence, FormalCheck

功能優(yōu)化與分析 a. Synopsys, Power Compiler
b. Synopsys, PowerMill-ACE

HDLQA a. TransEDA, Verification Navigator
b. Synopsys, LEDA

FPGA開發(fā) a. Mentor, FPGAdvantage
b. XILINX, ISE
c. Altera, QuartusII

SoC開發(fā) a. Mentor, Seamless CVE
b. Cadence, SPW
c. Synopsys, Co-Centric

版圖設計工具 a. Cadence, Virtuoso
b. Mentor, IC-Station
c. 思源科技, Laker

電路級仿真 a. Mentor, ELDO
b. Mentor, ADMS
c. Cadence, Spectre, Spectre RF
d. Cadence, AMS
e. Synopsys, Star-Hspice


以下只是個人和本公司的評價,不一定十分全面,僅供參考。

Synopsys:
優(yōu)點:
在完成設計所花費的時間、代價和質量上比較平衡,不是最好,但絕對不壞。
擁有一些久經考驗無人可比的軟件。
缺點:
Physical-Compiler和Astro的整合上不夠好,畢竟它是由一個前端設計EDA公司通過并購Avanti擴展到后端來的。

Cadence:
優(yōu)點:擁有一批非常優(yōu)秀的EDA軟件,如:RTL Compiler, Encounter, Nano route, CeltIc等(只限于單獨使用)。
缺點:
雖然是老牌后端設計公司,可是現(xiàn)在的支柱產品都是最近幾年買來的,自己以前的東西剩下的不多了。上述產品的整合是個大問題,F(xiàn)在的產品不擅長于復雜時序的收斂。

Magma:
優(yōu)點:最近5年異軍突起的一家EDA公司,擁有一套自己獨特的算法和漂亮好用的GUI,在復雜時序的收斂上異常優(yōu)異。
缺點:附帶產品不夠全面,價錢高

之所以提Magma是因為我們總的評分是
(1)Mgama
(2)Synopsys
(3)Cadence

我們的作法是取各個公司最好的部分,自己整合出一套后端設計平臺。
比如: Synopsys Design-Compiler, DFT-Compiler, PrimeTime + Magma BlastFusion (Place&route) + Cadence QX, LEC, CeltIc + Mentor Calibre


支持(0中立(0反對(0單帖管理 | 引用 | 回復 回到頂部

返回版面帖子列表

Cadence工具簡介








簽名
主站蜘蛛池模板: 名山县| 日土县| 格尔木市| 靖安县| 武定县| 柞水县| 政和县| 襄汾县| 耿马| 玛多县| 厦门市| 塔河县| 炉霍县| 永康市| 鄯善县| 桐乡市| 会泽县| 塔河县| 交口县| 苏尼特右旗| 西昌市| 廉江市| 新津县| 武川县| 穆棱市| 门源| 古浪县| 甘孜县| 枝江市| 凤阳县| 军事| 无为县| 高平市| 德州市| 玛纳斯县| 博客| 涞水县| 秦安县| 揭西县| 台山市| 寻乌县|